Synopsys AMS Workshop 2023 - 隨選即看

掌握AMS最新技術
立即註冊觀看Workshop影音內容

Accelerate Robust AMS Design with Synopsys Monte Carlo Solutions

由於操作條件惡化,工藝電壓溫度(PVT)範圍更寬,裕量更小,因此變化的影響現在更加突出。由於對性能和可靠性的要求更廣泛、更嚴格,設計可靠性需要在設計階段,分成多個層級,進行嚴格的蒙地卡羅的可變性分析。Synopsys提供完整的類比及混合訊號解決方案,我們針對如何加速蒙地卡羅的可變性分析,設計此Workshop,Workshop的議程大綱如下:

•    Traditional Monte Carlo usage and result datamining

在傳統的蒙特卡羅中,您可以學習如何通過HSPICE Monte Carlo數據分析功能得到分析結果,包括分位數和對應的標準差,IRV數量,重新執行某個失敗的sample點,QQ圖和讀取敏感度報告。

•    Synopsys Machine Learning base high sigma Monte Carlo solution for small circuits

在Machine Learning為基礎的蒙地卡羅,您可以學習蒙特卡羅機器學習方法的原理並獲得性能加速。

•    Synopsys Sigma Amplification Monte Carlo solution for IP level circuits

在Sigma Amplification中,您可以知道我們如何使用放大IRV的方式,在IP等級,獲得趨近的結果。

Synopsys Cloud Solution for Analog and Mixed-signal Design

無庸置疑地,雲端(cloud)帶來的高度可用性、穩定性、擴展性、效能和可負擔性,是大部分公司自有(on-prem)晶片設計解決方案無法相比擬的。Synopsys秉持著最高的服務態度,幫助您以更高的工作效能去克服系統複雜度和工作環境限制,不需要額外購置硬體與軟體,甚至無需自行維護相關設備,幫助您大幅縮減開發產品的時間,達到Time to Market的企業需求,大幅提高產品的兢爭優勢。Synopsys提供完整的類比及混合訊號解決方案,本次的Workshop將告訴您,Synopsys如何提供可支援現存自有晶片策略的最佳方式,讓任何規模的企業都能更有效率地管理成本和效能,並為價值珍貴的半導體IP提供無與倫比的安全性。Workshop的議程大綱如下:

•    Cloud for Chip Design

•    What is Synopsys Cloud

•    Successful Story & Demo

•    Q & A

Faster Analog Design Closure with Custom Compiler

隨著製程與設計越來越複雜,整個計畫的執行需要越來越多的時間,如何減少縮短Design-Layout Iteration變得越來越重要,我們針對下面三個問題提出Custom Compiler的解決方案:

•    金屬連線所產生的寄生效應對電路特性的影響越來越嚴重,造成pre-sim和post-sim的差異越來越大,進而增加電路設計(circuit design)和佈局設計(layout design)的重複往返。為了減少這些重複地往返,Synopsys Custom Compiler提供一系列關於 Parasitic RC預估、量測和分析的方案!

•    Electro-Migration (EM)隨著先進製程,漸趨重要,Synopsys Custom Compiler在佈局過程中就可以先檢查金屬連線是否有符合EM的規範,避免在完成佈局後需要花更多時間來修補EM。

•    對於類比電路而言,Matching Placement是必要的,Synopsys Custom Compiler允許設計工程師在電路設計時就可以先行規範Matching Constraint,然後佈局工程師就可以依據這些Constraint按照設計工程師的期待完成Matching Placement。


Synopsys提供完整的類比及混合訊號解決方案,我們針對Analog Design Closure,設計此Workshop,Workshop的議程大綱如下:

•    Pre-Layout Parasitic Estimation and Planning

•    Parasitic Measurement During Layout

•    Electro-Migration (EM) Compliance During Layout

•    Constraint-Driven Layout

Deliver Robust Design with PrimeWave Reliability Environment. (EMIR/CCK/Aging/Fault)

隨著製程微縮與車用電子的需求上升,針對產品設計的可靠度分析成為不可或缺的設計階段。Synopsys的PrimeWave Reliability Analysis提供使用者針對包括:

•    Electromigration/IR drop分析的解決方案 - EMIR

•    產品長期使用下老化現象的分析方法 - Aging

•    電路早期設計階段之潛在電性問題偵測與分析 - Static Circuit Check (CCK)

•    搭配AI-ML技術之Monte Carlo分析 - Advanced Variation Analysis(AVA)

本Workshop將帶你體驗,在PrimeWave Reliability Analysis的GUI使用介面下,針對產品設計做上述的模擬分析,同時可以將分析結果與電路設計做互動式的cross-probing,以大幅提升偵錯效率,進一步提升產品可靠度。Workshop的議程大綱如下:

•    PrimeSim Reliability Analysis Overview

•    PrimeWave Design/Reliability Environment Overview

•    Electromigration and IR drop Analysis (EMIR)

•    Aging Analysis (MOSRA)

•    Static Circuit Check (CCK)

•    Advanced Variation Analysis (AVA)

Accelerate Power Manager Integrated Circuit (PMIC) design using Synopsys Custom Design Platform

隨著技術的發展愈見成熟,使用者對於功耗要求不斷提高,電源管理 (Power Manager IC, PMIC) 的重要性和複雜性也與日俱增。另外輕薄短巧的穿戴式裝置需要長時間使用,為電源管理系統的整體設計帶來更多的挑戰;設計人員必須考慮在供電穩定性的前提下,盡可能在最短的時間內,設計出最佳的電源管理IC,以提供消費者最佳的使用體驗。所以如何提供快速且高靈活度的設計平台,一直是Synopsys期許提供給大家。Synopsys提供完整的類比及混合訊號解決方案,在本次的Workshop中,Synopsys將會分享如何使用Custom Design platform去加速和簡化電源管理IC的解決方案開發,並同時兼顧可靠度與穩定性的效能,進而縮短Time-to-Market的時程。Workshop的議程大綱如下:

•    Power Electronics Overview

•    Synopsys PMIC Solutions

•    Summary

•    Q & A

Deliver Best QoR of Mixed-Signal Verification by VCS PrimeSim AMS Co-Simulation

由於類比電路不斷增長、先進的類比和數位介面以及對安全性和可靠性的更嚴格要求,混合信號片上系統 (SoC) 設計的複雜性正在迅速增加。 這推動了對先進驗證方法和技術的迫切需求。Synopsys 的 AMS Co-simulation with VCS® 混合信號驗證解決方案結合了 VCS 功能驗證和 CustomSim™ FastSPICE 模擬器,提供先進的功能和低功耗驗證技術,結合業界領先的性能和容量,可實現更快的混合信號 SoC 模擬測試。Synopsys提供完整的類比及混合訊號解決方案,我們針對如何加速co-simulation,設計此Workshop,Workshop的議程大綱如下:

•    MSV Fundamentals Review

•    Running the Mixed-Signal Simulation

•    Verifying MSV Setup Using Report Files

•    Recommendations